Simulasi Perancangan Rangkaian dan Layout Penguat Operasional OTA Dua Stage pada ADC Pipeline I-bit/stage dengan Mentor Graphics 0,35

AFANDI, HAMZAH and CH, ERMA TRIAWATI Simulasi Perancangan Rangkaian dan Layout Penguat Operasional OTA Dua Stage pada ADC Pipeline I-bit/stage dengan Mentor Graphics 0,35. Proceeding Seminar Nasional Inovasi dan teknologi (SNIRT) 2012.

[img]
Preview
Text
Simulasi prancangan rangkaian dan layout penguat operasional_UG.pdf - Submitted Version

Download (11Mb) | Preview

Abstract

Pada desain ADC pipeline untuk satu stage membutuhkan komponen pendukung op-amp, komparator, saklar kapasitor (SC) dan pembangkit clock. Untuk topologi ADC pipeline yang sesuai dalam mendukung kinerja kamera kecepatan tinggi dengan resolusi 8-bit dan kecepatan 80 MSPS dengan biaya tidak terlalu tinggi adalah I-bit/stage.

Item Type: Article
Uncontrolled Keywords: penguat operasional; OTA; CMOS; dua stage;layout
Subjects: A General Works > AI Indexes (General)
Divisions: Fakultas Ilmu Komputer dan Teknologi Informasi > Program Studi Sistem Komputer
Depositing User: Mr Reza Chandra
Date Deposited: 28 Feb 2014 08:02
Last Modified: 28 Feb 2014 08:02
URI: http://repository.gunadarma.ac.id/id/eprint/1016

Actions (login required)

View Item View Item